• <table id="sq4qq"><option id="sq4qq"></option></table>
  • <table id="sq4qq"><kbd id="sq4qq"></kbd></table>
  • 深圳市億品優高精密電子有限公司歡迎您!
    網站地圖|收藏我們

    您對降低PCB設計中的噪聲和電磁干擾了解多少

    作者:PCB    來源:未知    發布時間:2019-02-23 21:10    瀏覽量:
     
     
    以下方法可以降低PCB設計中的噪聲和電磁干擾,您知道嗎?
     
    (1)可以使用低速芯片,無需在關鍵位置使用高速,高速芯片。
     
    (2)可以使用一串電阻來沿著跳躍速率上下降低控制電路。
     
    (3)盡量為繼電器等提供某種形式的阻尼。
     
    (4)使用符合系統要求的最低頻率時鐘。
    (5)時鐘發生器盡可能靠近使用時鐘的設備。
     
    石英晶體振蕩器外殼應接地。
     
    (6)用地線圈出時鐘區域并保持時鐘線盡可能短。
    (7)I / O驅動電路盡可能靠近印版邊緣,讓它盡快離開印版。
     
    應對進入印刷電路板的信號進行濾波,并對來自高噪聲區的信號進行濾波,并應通過串行端電阻的方法降低信號反射。
    (8)
     
    MCD的無用端應連接到高電平,或接地,或定義為輸出端,集成電路上的電源端應連接,不要懸停。
     
    (9)怠速門電路輸入不應暫停,怠速使用正輸入接地,負輸入端子輸出端。
     
    (10)印刷板盡量采用45%線代替90%的導線布線,以減少高頻信號的外部傳輸和耦合。
     
    (11)印刷電路板由頻率和電流切換特性分隔,噪聲元件遠離非噪聲元件。
     
    (12)單面板和雙面板采用單點電源和單點接地,電源線,地線盡可能厚,經濟實惠,能夠承受多層板的話來降低功率供電,接地的電容電感。
     
    (13)時鐘,總線,芯片選擇信號遠離I / O線和連接器。
     
    (14)模擬電壓輸入線,參考電壓端應盡可能遠離數字電路信號線,尤其是時鐘。
     
    (15)對于A / D器件,數字部分和模擬部分相反,不要在統一下交叉。
     
    (16)時鐘線對I / O線的干擾小于并行I / O線,并且時鐘元件引腳遠離I / O電纜。
     
    (17)元件引腳盡可能短,去耦電容引腳盡可能短。
    (18)關鍵線應盡可能厚,并在兩側加上保護性接地。
     
    高速線應該短而直。
     
    (19)噪聲敏感線路不應與大電流,高速開關線路平行。
     
    (20)不要在石英晶體下面和噪聲敏感器件下面。
     
    (21)弱信號電路,低頻電路周圍不形成電流回路。
     
    (22)信號不形成循環,如不可避免,使循環區域盡可能小。
    (23)每個集成電路的去耦電容器。
     
    每個電解電容器邊緣都添加一個小型高頻旁路電容。
    (24)采用大容量鉭電容或冷卻電容代替電解電容作為電路充放電儲能電容。使用管狀電容器時,外殼應接地。
    下一篇:PCB設計技術

    相關新聞推薦

    關注官方微信

    Copyright ? 深圳市億品優高精密電子有限公司 版權所有 地址:深圳市龍崗區坪地街道新聯中路17號 粵ICP備18133449號-1



    久久人人爽人人爽人人av京东热